- 全部
- 默认排序
自从美国宣布将限制5nm以下芯片先进制程的EDA软件出口,消息一出,引发业界热议,也成功让EDA在大众火了一把,EDA软件被誉为“芯片设计之母”,是半导体供应链的核心部分。别看EDA产业年营收仅有几十亿美元,但它有明显的杠杆效应,可以撬动价
通常的PCB设计电流都不会超过10A,甚至5A。尤其是在家用、消费级电子中,通常PCB上持续的工作电流不会超过2A。但是据EDA365电子论坛了解,有的产品设计动力走线,持续电流能能达到80A左右,考虑瞬时电流以及为整个系统留下余量,动力走
台积电9月份将量产3nm工艺,这一代还会继续使用FinFET晶体管,2025年量产的全新一代2nm工艺才会用上GAA晶体管技术,他们也会使用美国厂商的EDA技术,而且依赖性很高。据悉,EDA电子设计自动化在半导体行业并不是一个价值很高的市场
一个layout工程师学习信号完整性之路大家常用于信号完整性仿真的软件主要有Cadence Sigrity、ADS、Ansys、CST等,本人比较常用的有PowerSI、PowerDC、SystemSI、HFSS 3D Layout、ADS
一个layout工程师学习信号完整性之路刚开始听说和接触眼图时,是从DDR的仿真眼图开始的,看到别人的仿真结果,很是羡慕。然后自己开始仿真研究,设计PCB单板,提取S参数,使用ADS、SPEED2000、Ansys搭建电路,设置参数,调试仿
一个layout工程师学习信号完整性之路上一篇文章简单说了一下对眼图的理解,关于眼图细分的其实有好多的知识点,但是有些不是常用的,在我们进行信号完整性的仿真时,一般都会有个眼图的mask,我们会用其来判断眼图是否满足结果,从而来优化layo
一个学习信号完整性的layout工程师今天整理下PCB封装的3D 模型添加,此步骤并不是所有的公司使用,因为我们平常给器件添加一个实际的高度,就已经OK了。只不过我们在看整版的3D模型是,每个器件都是方方正正的,不太美观。所以有的人要求完成
一个学习信号完整性的layout工程师在刚开始接触PCB设计时,使用的是Allegro软件。在进行第一个板子设计时就遇到了这个布局的问题。导入网表之后,发现有好多的模块是相同的。因为刚开始不知道Allegro有模块复用的功能,所以就一点一点
一个学习信号完整性的layout工程师Cadence Allegro是一款功能比较强大的软件,相比较其他的PCB设计软件来说,界面交互比较友好。其中的快捷键设置就是比较强大,我见过朋友完全使用快捷键进行画图的。但是个人感觉对于新手,还是新熟
一个学习信号完整性仿真的layout工程师上一篇和大家分享到铜箔的类型,压延铜和电解铜。本人讲述的仅仅是在PCB设计的领域。其实铜箔是在我们的生活方方面面都用到的。还有一个问题就是PCB的生产正负片的问题,这和铜箔的类型应该是两个概念的。今